Architektura zestawu instrukcji procesora Zen 6 (ISA) nowej generacji od AMD ujrzała ostatnio światło dzienne dzięki aktualizacjom kompilatora GCC. Ta aktualizacja stanowi znaczący krok naprzód w linii procesorów AMD, wprowadzając nowe technologie, które obiecują poprawę wydajności i efektywności.
Rdzeń procesora AMD Zen 6 będzie zawierał AVX512, VNNI INT8 i inne
Najnowsza poprawka do kompilatora GCC, zatytułowana „Dodaj obsługę procesora AMD znver6”, potwierdza integrację nadchodzącej architektury rdzeni Zen 6 firmy AMD. Poprawka ta podkreśla ciągłą innowacyjność AMD poprzez włączanie zaawansowanych funkcji do swojej architektury.
#AMD #Zen6 znver6 ISA:- #AVX512_BMM (CPUID.80000021. EAX[23], VBMACOR16x16x16, VBMACXOR16x16x16, VBITREV) – #AVX512_FP16 – #AVX_NE_CONVERT – #AVX_IFMA – #AVX_VNNI_INT8 Źródło: https://t.co/hmQSDXlHpD https://t.co/dsT9tpF9h1
— InstLatX64 (@InstLatX64) 8 listopada 2025
W tej łatce opisano również podstawowe funkcje ISA rdzenia Zen 6, w tym:
- AVX512_FP16
- AVX_NE_CONVERT
- AVX_IFMA
- AVX_VNNI_INT8
![[PATCH] Dodano wiadomość e-mail dotyczącą pomocy technicznej dla procesora AMD znver6, zawierającą szczegóły dotyczące instrukcji AVX512_BMM i CPUID 8000_0021. [PATCH] Dodano wiadomość e-mail dotyczącą pomocy technicznej dla procesora AMD znver6, zawierającą szczegóły dotyczące instrukcji AVX512_BMM i CPUID 8000_0021.](https://cdn.thefilibusterblog.com/wp-content/uploads/2025/11/AMD-Zen-6-core-architecture-ISA-728x492-1.webp)
Obecne architektury AMD obsługują już AVX512, ale oczekuje się, że dodanie AVX-512 FP16 do projektu Zen 6 znacząco zwiększy możliwości obliczeniowe. Ponadto architektura wprowadzi możliwości VNNI INT8, zwiększając wydajność w aplikacjach AI i uczenia maszynowego.
Ponadto, istotne spostrzeżenia @InstLatX64 wskazują na nowo odkryty identyfikator procesora Zen 6, B80F00, który prawdopodobnie odpowiada jednej z kilku rodzin Zen 6. Oczekuje się, że najnowsza generacja obejmie warianty serwerowe z linii Venice, dostępne w konfiguracjach Classic i Dense. Modele Classic będą wyposażone w jednostki SKU SP7 „B50F00” i SP8 „B90F00”, natomiast modele Dense będą wyposażone w jednostki SKU SP7 „BC0F00” i SP8 „BA0F00”.
Wersja Classic ma oferować do 12 rdzeni na zespół rdzeni (CCX), natomiast konfiguracja Dense obiecuje imponujące 32 rdzenie na zespół CCX. Rodzina procesorów Venice ma osiągnąć imponującą liczbę 256 rdzeni – rozłożonych na 8 rdzeni CCX, z których każdy wyposażony jest w 128 MB pamięci podręcznej L3 – co oznacza, że architektura ta będzie obsługiwać łącznie do 1024 MB pamięci podręcznej L3.

Co więcej, co najmniej cztery rodziny klientów skorzystają z architektury Zen 6. Należą do nich wysokowydajny procesor AM5 „Olympic Ridge” z maksymalnie 24 rdzeniami i 48 wątkami (12 rdzeni i 48 MB pamięci L3 na każdy CCX), a także procesory Gator Range, Medusa Point i Medusa Halo. Projekty modułów wieloprocesorowych (MCM) w tych rodzinach będą wykorzystywać węzeł procesowy TSMC N2P, natomiast monolityczne układy scalone w liniach APU Medusa Point i Gator Range będą prawdopodobnie wykorzystywać węzły N3P/N3C firmy TSMC.
Wraz ze zbliżaniem się Dnia Analityka Finansowego AMD, rośnie podekscytowanie potencjalnymi zapowiedziami związanymi z technologią Zen 6. Choć pierwsze zapowiedzi mogą pojawić się wkrótce, konkretne premiery procesorów Zen 6 planowane są na przyszły rok, a formalna prezentacja planowana jest na targach CES 2026. Bądźcie na bieżąco z aktualizacjami, ponieważ AMD nadal przesuwa granice technologii procesorów.
Plan rozwoju procesora/APU AMD Zen:
| Architektura zen | Było 7 | Było 6 stopni Celsjusza. | Było 6 | Zen 5 (C) | Zen 4 (C) | Było 3+ | Było 3 | Było 2 | To było+ | To było 1 |
|---|---|---|---|---|---|---|---|---|---|---|
| Nazwa kodowa rdzenia | Do ustalenia | Monarcha | Morfeusz | Nirwana (Zen 5) Prometeusz (Zen 5C) | Persefona (Zen 4) Dionizos (Zen 4C) | Warhol | Mózg | Walhalla | To było+ | To było |
| Nazwa kodowa CCD | Do ustalenia | Do ustalenia | Do ustalenia | Eldora | Durango | Do potwierdzenia | Breakridge | Aspen Highlands | Nie dotyczy | Nie dotyczy |
| Węzeł procesu | Do ustalenia | 3nm/2nm? | 3nm/2nm? | 3nm | 4 nm | 6 nm | 7 nm | 7 nm | 12 nm | 14 nm |
| Serwer | Do ustalenia | EPYC Venice (6.generacja) | EPYC Venice (6.generacja) | EPYC Turyn (5.generacja) | EPYC Genua (4.generacji) EPYC Siena (4.generacji) EPYC Bergamo (4.generacji) | Nie dotyczy | EPYC Milan (3.generacja) | EPYC Rome (2.generacja) | Nie dotyczy | EPYC Naples (1.generacja) |
| Komputer stacjonarny wysokiej klasy | Do ustalenia | Do ustalenia | Do ustalenia | Ryzen Threadripper 9000 (szczyt Shamida) | Ryzen Threadripper 7000 (Storm Peak) | Nie dotyczy | Ryzen Threadripper 5000 (Chagal) | Ryzen Threadripper 3000 (Castle Peak) | Ryzen Threadripper 2000 (Coflax) | Ryzen Threadripper 1000 (White Haven) |
| Główne procesory do komputerów stacjonarnych | Do ustalenia | Do ustalenia | Ryzen **** (Olympic Ridge) | Ryzen 9000 (Granite Ridge) | Ryzen 7000 (Raphael) | Ryzen 6000 (Warhol / Anulowany) | Ryzen 5000 (Vermeer) | Ryzen 3000 (Matisse) | Ryzen 2000 (Pinnacle Ridge) | Ryzen 1000 (Summit Ridge) |
| Procesory mobilne dla entuzjastów | Do ustalenia | Do ustalenia | Ryzen **** (seria Gator) | Ryzen 9000HX (Zasięg ognia) | Ryzen 7000HX (seria Dragon) | Nie dotyczy | Nie dotyczy | Nie dotyczy | Nie dotyczy | Nie dotyczy |
| APU do komputerów stacjonarnych/notebooków głównego nurtu | Ryzen AI 500 (Sound Wave)? | Ryzen AI 500 (data do ustalenia) | Ryzen AI 400 (Medusa Point / BB) | Ryzen AI 300 (punkt Strix) Ryzen *** (punkt Krackana) | Ryzen 7000 (Phoenix) | Ryzen 6000 (Rembrandt) | Ryzen 5000 (Cezanne) Ryzen 6000 (Barcelo) | Ryzen 4000 (Renoir) Ryzen 5000 (Lucienne) | Ryzen 3000 (Picasso) | Ryzen 2000 (Raven Ridge) |
| Mobilny o niskim poborze mocy | Do ustalenia | Do ustalenia | Do ustalenia | Ryzen *** (Escher) | Ryzen 7000 (Mendocino) | Do ustalenia | Do ustalenia | Ryzen 5000 (Van Gogh) Ryzen 6000 (Dragon Crest) | Nie dotyczy | Nie dotyczy |
Źródło wiadomości: InstLatX64
Dodaj komentarz