JEDEC, LPDDR6 공개: 모바일 기기 성능 및 효율성 향상

JEDEC, LPDDR6 공개: 모바일 기기 성능 및 효율성 향상

LPDDR6 메모리 표준의 출시는 모바일 시스템의 성능, 효율성, 보안 및 안정성 향상이라는 새로운 시대를 예고합니다.주요 메모리 제조업체들은 이 최첨단 표준을 채택할 예정이며, 이는 다양한 기술 분야를 재편할 것으로 기대됩니다.

JEDEC, LPDDR6 메모리 표준 출시: 엣지 AI, 클라이언트 컴퓨터, 데이터 센터 및 자동차 애플리케이션을 위한 도약

LPDDR6는 반도체 표준 분야의 선도 기관인 JEDEC에서 발표한 LPDDR5와 LPDDR5X의 후속 제품입니다.이 혁신적인 메모리 표준은 모바일 플랫폼에 특화되어 탁월한 성능과 향상된 전력 효율을 목표로 설계되었습니다.예상되는 적용 분야로는 엣지 컴퓨팅 분야의 인공지능, 클라이언트 컴퓨팅 시스템, 서버 인프라, 그리고 자동차 산업의 발전 등이 있습니다.

JEDEC은 저전력 메모리를 위한 JC-42.6 하위 위원회 회원들이 수년간 헌신적으로 노력한 결과인 LPDDR6를 소개하게 되어 자랑스럽게 생각합니다.

LPDDR6는 전력 효율성, 견고한 보안 옵션, 고성능의 균형을 제공하여 전력을 중시하는 고성능 세상에서 차세대 모바일 기기, AI 및 관련 애플리케이션이 성공하는 데 이상적인 선택입니다.

– Mian Quddus, JEDEC 이사회 의장

LPDDR6 메모리는 이전 세대 메모리에 비해 상당한 발전을 이루었습니다.듀얼 서브채널 아키텍처를 활용하여 다이당 12개의 데이터 쿼리(DQ) 라인으로 구성된 듀얼 서브채널을 제공하며, 32B 및 64B의 유연한 버스트 길이를 지원합니다.채널당 2×8로 구성된 16개의 DQ 라인을 제공하는 LPDDR5와 달리, LPDDR6는 2×12 구성으로 성능을 최적화하여 지연 시간과 액세스 속도를 크게 향상시킵니다.

전력 효율 측면에서 LPDDR6는 더 낮은 전압에서 작동하여 동적 전력 소비를 최소화합니다.저전력 동적 전압 주파수 스케일링(DVFSL)과 같은 혁신적인 기능은 저주파 동작 중에도 전압을 조정할 수 있도록 합니다.또한, 동적 효율 모드(Dynamic Efficiency Mode)는 저전력 상태에서 단일 서브채널 동작을 지원하여 LPDDR5에 비해 상당한 전력 절감 효과를 제공합니다.

LPDDR6는 보안 및 신뢰성 문제를 해결하기 위해 온다이 오류 정정(ECC), CA 패리티, 내장 자가 테스트(MBIST)와 같은 고급 오류 정정 기술을 통합했습니다.행당 활성화 계수(PRAC) 및 메타 영역 분할(Meta Region Carve-out)과 같은 추가 기능은 효과적인 오류 감지 및 관리 전략을 통해 데이터 무결성과 신뢰성을 향상시킵니다.

신세대 저전력 메모리 LPDDR6는 상당한 성능 향상을 제공합니다.

LPDDR6는 모바일 애플리케이션뿐만 아니라 Edge AI 컴퓨팅, 클라이언트 컴퓨터, 데이터 센터, 자동차 등 다른 많은 컴퓨팅 분야에도 긍정적인 영향을 미칠 것입니다.

– Osamu Nagashima, Advantest Corporation

자세한 내용은 JEDEC 공식 발표( JEDEC) 를 참조하세요.또한, 이미지와 추가 정보는 WCCFTech 에서 확인하실 수 있습니다.

답글 남기기

이메일 주소는 공개되지 않습니다. 필수 필드는 *로 표시됩니다