AMD의 차세대 Zen 6 CPU 명령어 세트 아키텍처(ISA)가 최근 GCC 컴파일러 업데이트를 통해 공개되었습니다.이번 업데이트는 AMD CPU 제품군에 있어 중요한 진전을 의미하며, 성능과 효율성 향상을 약속하는 새로운 기술을 도입했습니다.
AMD Zen 6 CPU 코어, AVX512, VNNI INT8 등 추가 기능 탑재
“AMD znver6 프로세서 지원 추가”라는 제목의 GCC 컴파일러용 최신 패치는 AMD의 차기 Zen 6 코어 아키텍처 통합을 확정합니다.이 패치는 AMD의 아키텍처에 고급 기능을 통합함으로써 AMD의 지속적인 혁신을 강조합니다.
#AMD #Zen6 znver6 ISA:- #AVX512_BMM (CPUID.80000021. EAX[23], VBMACOR16x16x16, VBMACXOR16x16x16, VBITREV) – #AVX512_FP16 – #AVX_NE_CONVERT – #AVX_IFMA – #AVX_VNNI_INT8 출처: https://t.co/hmQSDXlHpD https://t.co/dsT9tpF9h1
— InstLatX64 (@InstLatX64) 2025년 11월 8일
이 패치는 다음을 포함하는 Zen 6 코어의 기본 ISA 기능도 간략하게 설명합니다.
- AVX512_FP16
- AVX_NE_CONVERT
- AVX_IFMA
- AVX_VNNI_INT8
![[패치] AVX512_BMM 명령어 및 CPUID 8000_0021에 대한 세부 정보가 포함된 AMD znver6 프로세서 지원 이메일을 추가합니다. [패치] AVX512_BMM 명령어 및 CPUID 8000_0021에 대한 세부 정보가 포함된 AMD znver6 프로세서 지원 이메일을 추가합니다.](https://cdn.thefilibusterblog.com/wp-content/uploads/2025/11/AMD-Zen-6-core-architecture-ISA-728x492-1.webp)
AMD의 기존 아키텍처는 이미 AVX512를 지원하지만, Zen 6 설계에 AVX-512 FP16이 추가됨에 따라 연산 능력이 크게 향상될 것으로 예상됩니다.또한, 이 아키텍처는 VNNI INT8 기능을 도입하여 AI 및 머신 러닝 애플리케이션의 성능을 향상시킵니다.
@InstLatX64 의 주목할 만한 분석에 따르면, 새롭게 발견된 Zen 6 CPU ID인 B80F00이 강조되는데, 이는 여러 Zen 6 제품군 중 하나에 해당할 가능성이 높습니다.최신 세대는 Classic 및 Dense 구성으로 제공되는 Venice 라인업의 서버 모델을 포함할 것으로 예상됩니다. Classic 모델은 SP7 “B50F00” 및 SP8 “B90F00” SKU를, Dense 모델은 SP7 “BC0F00” 및 SP8 “BA0F00” SKU를 포함합니다.
클래식 버전은 코어 컴플렉스(CCX)당 최대 12개의 코어를 제공할 것으로 예상되며, 덴스 구성은 CCX당 무려 32개의 코어를 제공할 것으로 예상됩니다.베니스 제품군은 8개의 CCX에 분산되어 256개의 코어를 제공하고 각 CCX에는 128MB의 L3 캐시가 장착되어 있어, 이 아키텍처는 총 1024MB의 L3 캐시를 지원할 것입니다.

또한 최소 네 가지 클라이언트 제품군이 Zen 6 아키텍처를 활용할 예정입니다.여기에는 최대 24코어 48스레드(CCX당 12코어 및 48MB L3)를 갖춘 고성능 AM5 “Olympic Ridge”와 Gator Range, Medusa Point, Medusa Halo가 포함됩니다.이 제품군의 멀티칩 모듈(MCM) 설계는 TSMC N2P 공정 노드를 활용하며, Medusa Point 및 Gator Range APU 라인의 모놀리식 칩은 TSMC의 N3P/N3C 노드를 채택할 것으로 예상됩니다.
AMD의 재무 분석가의 날이 다가오면서 Zen 6 기술과 관련된 발표 가능성에 대한 기대감이 고조되고 있습니다.초기 티저 영상이 곧 공개될 가능성이 있지만, Zen 6 CPU의 구체적인 출시는 내년으로 예정되어 있으며, 공식 발표는 CES 2026에서 이루어질 것으로 예상됩니다. AMD가 CPU 기술의 한계를 끊임없이 뛰어넘고 있는 만큼, 앞으로의 소식을 계속 지켜봐 주시기 바랍니다.
AMD Zen CPU/APU 로드맵:
| 젠 건축 | 7시였습니다 | 기온은 6도였습니다. | 6시였습니다 | 젠 5(C) | 젠 4(C) | 3+ 였어요 | 3시였습니다 | 2였습니다 | 그것은+ | 1이었습니다 |
|---|---|---|---|---|---|---|---|---|---|---|
| 코어 코드명 | 추후 공지 | 군주 | 모르페우스 | 너바나(Zen 5), 프로메테우스(Zen 5C) | 페르세포네(Zen 4) 디오니소스(Zen 4C) | 워홀 | 세레브루스 | 발할라 | 그것은+ | 그것은이었다 |
| CCD 코드명 | 추후 공지 | 추후 공지 | 추후 공지 | 엘도라 | 두랑고 | 미정 | 브레이크리지 | 애스펀 하이랜드 | 해당 없음 | 해당 없음 |
| 프로세스 노드 | 추후 공지 | 3nm/2nm? | 3nm/2nm? | 3nm | 4nm | 6nm | 7nm | 7nm | 12nm | 14nm |
| 섬기는 사람 | 추후 공지 | EPYC 베니스(6세대) | EPYC 베니스(6세대) | EPYC Turin(5세대) | EPYC 제노아(4세대) EPYC 시에나(4세대) EPYC 베르가모(4세대) | 해당 없음 | EPYC Milan(3세대) | EPYC 로마(2세대) | 해당 없음 | EPYC 네이플스(1세대) |
| 하이엔드 데스크탑 | 추후 공지 | 추후 공지 | 추후 공지 | Ryzen Threadripper 9000(샤미다 피크) | 라이젠 스레드리퍼 7000(스톰 피크) | 해당 없음 | 라이젠 스레드리퍼 5000(샤갈) | 라이젠 스레드리퍼 3000(캐슬 피크) | 라이젠 스레드리퍼 2000(코플랙스) | 라이젠 스레드리퍼 1000(화이트 헤이븐) |
| 메인스트림 데스크톱 CPU | 추후 공지 | 추후 공지 | 라이젠 **** (올림픽 릿지) | 라이젠 9000(그래닛 릿지) | 라이젠 7000(라파엘) | 라이젠 6000(워홀/취소) | 라이젠 5000(베르메르) | 라이젠 3000(마티스) | 라이젠 2000(피나클 리지) | 라이젠 1000(서밋 리지) |
| Enthusiast 모바일 CPU | 추후 공지 | 추후 공지 | 라이젠 **** (게이터 레인지) | 라이젠 9000HX(파이어 레인지) | 라이젠 7000HX(드래곤 시리즈) | 해당 없음 | 해당 없음 | 해당 없음 | 해당 없음 | 해당 없음 |
| 메인스트림 데스크탑/노트북 APU | 라이젠 AI 500(사운드 웨이브)? | 라이젠 AI 500 (추후 공개) | 라이젠 AI 400(메두사 포인트/BB) | 라이젠 AI 300(스트릭스 포인트) 라이젠 ***(크라칸 포인트) | 라이젠 7000(피닉스) | 라이젠 6000(렘브란트) | Ryzen 5000(세잔) Ryzen 6000(바르셀로) | Ryzen 4000(르누아르) Ryzen 5000(루시엔느) | 라이젠 3000(피카소) | 라이젠 2000(레이븐 릿지) |
| 저전력 모바일 | 추후 공지 | 추후 공지 | 추후 공지 | 라이젠 *** (에셔) | 라이젠 7000(멘도시노) | 추후 공지 | 추후 공지 | 라이젠 5000(반고흐) 라이젠 6000(드래곤 크레스트) | 해당 없음 | 해당 없음 |
뉴스 출처: InstLatX64
답글 남기기