
PCI Express 8.0 標準承諾提供非凡的頻寬能力,主要設計用於高階運算應用而非消費者使用。
PCI-SIG 發布 PCIe 8.0 規範草案:與 PCIe 5.0 相比,頻寬將提升 8 倍
近日,PCI 特別興趣小組 (PCI-SIG) 宣布,PCIe 8.0 規範草案 0.3 版的發布標誌著其邁向了一個重要的里程碑。新草案顯示,PCIe 8.0 將支援驚人的 256 GT/s 原始位元率,相當於雙向最高頻寬高達 1.0 TB/s。 PCI-SIG 近期發布的新聞稿中詳細介紹了該初始草案,目前已向會員公司開放。

PCIe 8.0 即將取代 PCIe 7.0 標準,其頻寬較上一代標準翻倍,從 128 GT/s 提升至驚人的 256 GT/s。這一里程碑標誌著 PCIe 標準首次達到 1 TB/s 的總頻寬,超越了目前已廣泛應用於各種主機板型號的 PCIe 5.0。然而,需要注意的是,PCIe 8.0 並非針對一般消費者,而是專為需要強大運算能力的應用而設計,例如人工智慧、量子運算和其他尖端技術。
對於普通用戶來說,PCIe 4.0 和 5.0 標準仍然功能強大。事實上,目前最先進的顯示卡並未充分利用 PCIe 5.0 的潛在頻寬。專家預計,PCIe 6.0 將在 2030 年後才會成為主流設備的標準配置,因為製造商對採用更新的 PCI Express 規範的緊迫性並不高。即便如此,PCIe 6.0 預計很快就會在企業市場中獲得發展,慧榮科技 (Silicon Motion) 最近推出了首批 PCIe 6.0 SSD 控制器之一。

今年早些時候,PCIe 7.0 發布,為預計於 2028 年發布的 PCIe 8.0 奠定了基礎。 PCIe 8.0 的主要特性之一是將採用訊號技術 (Signal Technology),利用四級脈衝幅度調變 (PAM4) 訊號-該技術與 PCIe 6.0 和 7.0 共用。 PCIe 8.0 的設計著眼於未來技術,旨在支援人工智慧、機器學習、高速網路、邊緣運算和量子運算等新興領域。該規範恰如其分地回應了與複雜計算任務相關的日益增長的需求。
此外,PCI-SIG 正在積極研究新的連接器技術和互連解決方案,以促進這種高速波動。 PCIe 8.0 的推出符合 PCI-SIG 一貫的策略,大約每三年將頻寬翻一番。
PCIe 8.0 規範的主要目標:
- 透過 x16 配置實現 256.0 GT/s 的原始位元速率和 1.0 TB/s 的最大雙向頻寬。
- 研究新的連接器技術。
- 確保滿足延遲和前向糾錯 (FEC) 目標。
- 建立可靠性目標。
- 保持與前幾代 PCIe 的向後相容性。
- 增強協定以優化頻寬效率。
- 專注於降低功耗的技術。
欲了解更多詳細信息,請訪問PCI SIG 部落格。
發佈留言