
AMD 正式透露,其即將推出的 EPYC Venice CPU 採用最新的 Zen 6 架構,將採用台積電最先進的 2nm 製程節點 N2 製造。
策略合作:AMD 和台積電推出基於 2nm N2 製程的第六代 EPYC Venice CPU
AMD 發布重要聲明,加強了與台積電的長期合作,透過尖端技術將自己定位於下一代 EPYC CPU 製造的前沿。
根據新聞稿,即將推出的 EPYC CPU(稱為第六代 Venice)將成為業界首款採用台積電先進的 N2 製程技術(也稱為 2nm)的 HPC 產品。這個過程將利用突破性的 NanoSheet 技術,確保這些處理器與創新的 Zen 6 和 Zen 6C 架構協同優化。
在同一公告中,AMD 也透露其第五代 EPYC 處理器在亞利桑那州台積電的 Fab 21 廠成功驗證。這項成就凸顯了美國致力於加強國內晶片製造和生產的決心。
新聞稿重點:
AMD透露,其新一代AMD EPYC處理器,代號為“Venice”,是業界首個採用台積電先進的2nm(N2)製程技術流片並推出的HPC產品。這項成就凸顯了 AMD 和台積電在優化新設計架構和最新製程技術方面的合作實力。此外,「Venice」處理器將於明年推出,這是 AMD 資料中心 CPU 路線圖的關鍵進步。
AMD 董事長兼執行長蘇姿豐博士表示:「多年來,台積電一直是我們寶貴的合作夥伴,我們與其研發和製造團隊的深度合作,使 AMD 能夠持續生產重新定義高性能計算的尖端產品。作為台積電 N2 工藝和台積電亞利桑那 Fab 21 的領先高性能計算 (HPC) 客戶,我們致力於推動了未來的突破性技術,這推動了未來的突破性技術體現我們的突破性技術。
台積電董事長兼執行長魏哲家博士補充說:「我們很高興AMD成為我們先進的2納米(N2)製程技術和台積電亞利桑那州製造工廠的主要高性能計算 (HPC) 客戶。透過合作,我們正在實現重大的技術進步,從而提升高性能晶片的性能、能效和製造良率。我們期待與AMD繼續合作,共同開創的新時代。
發佈留言 ▼