
Des informations récentes provenant du leaker Kepler_L2 suggèrent de nouvelles configurations pour la famille de GPU AMD RDNA 5 / UDNA, indiquant la présence de modèles avec jusqu’à 96 unités de calcul (CU).
Configurations de matrices variées dans la gamme AMD RDNA 5/UDNA : jusqu’à 96 UC
En juillet, une analyse spéculative de Kepler_L2 a laissé entrevoir la prochaine série RDNA 5 / UDNA d’AMD. Réputé pour ses informations précises sur les produits AMD et Intel ainsi que sur les consoles de jeu non annoncées, Kepler_L2 a dévoilé de nouveaux détails, notamment les schémas fonctionnels d’au moins quatre WeU RDNA 5 / UDNA distincts, sur les forums Anandtech.
Spécifications des variantes supérieures
La puce AMD RDNA 5 / UDNA haut de gamme est dotée de 8 matrices de shaders, chacune composée de deux moteurs de shaders, pour un total de 16 moteurs de shaders. Chaque moteur de shaders comprenant six unités de calcul, cette configuration totalise un impressionnant total de 96 unités de calcul.

Chaque moteur de shader est associé à son unité de rendu dédiée (RB), le tout connecté à un bloc SoC central comprenant les composants essentiels, notamment le processeur de commandes graphiques, le moteur graphique, l’unité de planification matérielle (HWS) et le cache L2. L’architecture intègre également 16 contrôleurs de mémoire unifiés, chacun de 32 bits de large, pour une taille de bus maximale de 512 bits. Si AMD conserve sa configuration Infinity Cache (IFC) actuelle, cette puce haut de gamme pourrait accueillir jusqu’à 128 Mo d’Infinity Cache.
Variantes de niveau intermédiaire et d’entrée de gamme
Vient ensuite la puce 40 CU, qui héberge cinq CU dans chacun de ses huit moteurs Shader. Cela représente un total de 40 CU réparties en quatre matrices Shader. Accompagnée de six contrôleurs mémoire, cette variante offre une interface de bus 192 bits et prend potentiellement en charge jusqu’à 48 Mo d’Infinity Cache. La modularité des SoC RDNA 5, mise en avant lors de l’événement Hot Chips, suggère de multiples configurations issues de la puce de niveau supérieur.

Les matrices RDNA 5 / UDNA d’entrée de gamme proposent des configurations allant de 24 à 12 unités de calcul. Le modèle 24 unités de calcul comprend quatre matrices de shaders de six unités de calcul chacune, soit un total de 24 unités de calcul, et huit contrôleurs mémoire. Ces derniers peuvent être configurés pour une mémoire 16 bits (bus 128 bits maximum) ou 32 bits (bus 256 bits maximum).Il est peu probable qu’AMD propose une configuration 256 bits pour ce niveau de gamme par rapport à la variante 40 unités de calcul.

La variante la plus basique ne comprend que deux matrices de shaders, chacune dotée de six unités de calcul, pour un total de 12 unités de calcul. Cette matrice comprend quatre contrôleurs mémoire offrant des configurations 32 bits (128 bits maximum) ou 16 bits (64 bits maximum).Les matrices plus petites de cette catégorie peuvent inclure des spécifications Infinity Cache allant jusqu’à 32 Mo pour le modèle 24 unités de calcul et 16 Mo pour la variante 12 unités de calcul.

Kepler_L2 a également suggéré la possibilité d’améliorer la taille du cache local par unité de calcul. La transition de la série Instinct de l’architecture CDNA 4, qui proposait 32 Ko de cache L0 et 160 Ko de cache LDS, vers un cache L0/LDS partagé de 448 Ko dans la prochaine architecture CDNA 5 pour la série MI400, indique une tendance vers des adaptations plus larges. Si ces développements sont principalement destinés aux applications de centres de données, l’unification potentielle des architectures Radeon et Instinct sous la bannière UDNA ouvre des perspectives prometteuses pour les GPU grand public.

De plus, les informations de ZhangZhonghao, membre de Chiphell, suggèrent que la gamme RDNA 4 pourrait également proposer quatre configurations. Celles-ci comprendraient un modèle phare, ainsi que des WeU de milieu, d’entrée et de gamme. Bien que ces affirmations justifient un optimisme prudent, la prochaine série de GPU gaming d’AMD devrait être produite en série d’ici le deuxième trimestre 2026, date à laquelle de plus amples informations seront probablement dévoilées.
Configurations GPU AMD RDNA 5/UDNA prévues
GPU Le | Navires 5X | Navires 5X | Navires 5X | Navires 5X |
---|---|---|---|---|
Positionnement | Niveau phare | Niveau intermédiaire | Niveau inférieur | Niveau d’entrée |
Unités de calcul maximales | 96 UC | 40 UC | 24 UC | 12 UC |
Bus mémoire maximal | 512-384 bits | 384-192 bits | 256-128 bits | 128-64 bits |
Capacité maximale de la VRAM | 24-32 Go | 12-24 Go | 8-16 Go | 8-16 Go |
Laisser un commentaire