Le SoC Dimensity 9500 est doté de l’architecture CPU « Travis » et « Gelas » avec prise en charge SME d’ARM, similaire au M4 d’Apple

Le SoC Dimensity 9500 est doté de l’architecture CPU « Travis » et « Gelas » avec prise en charge SME d’ARM, similaire au M4 d’Apple

Alors que les détails sur le chipset phare Dimensity 9500 de MediaTek pour 2025 émergent rapidement, nous prévoyons que les spécifications complètes seront dévoilées d’ici le mois prochain. Un récent tuyau d’un initié a révélé des informations cruciales concernant le SoC, soulignant son intégration des prochaines architectures CPU « Travis » et « Gelas », qu’ARM n’a pas encore officiellement annoncées. Plongeons plus en détail dans ce développement intrigant.

Caractéristiques principales du Dimensity 9500 : informations issues de conseils récents

Bien que les détails sur les architectures « Travis » et « Gelas » restent rares, le célèbre leaker Digital Chat Station a indiqué que le Dimensity 9500 utilisera une combinaison de cœurs Cortex-X930 et Cortex-A730. La configuration de cœurs « 2 + 6 » anticipée correspond aux rapports précédents, suggérant un écart stratégique par rapport à la configuration précédente « 1 + 3 + 4 » de MediaTek. Ce changement semble refléter l’approche de Qualcomm avec ses chipsets Snapdragon 8 Elite et Snapdragon 8 Elite Gen 2.

Les raisons de cette restructuration du cluster CPU restent encore à élucider, mais elle semble avoir pour objectif d’améliorer la viabilité concurrentielle face aux concurrents du secteur. De plus, le Dimensity 9500 devrait prendre en charge la technologie Scalable Matrix Extension (SME) d’ARM. Notamment, le Snapdragon 8 Elite Gen 2 et le Dimensity 9500 sont tous deux prêts à mettre en œuvre la technologie SME l’année prochaine, ce qui pourrait entraîner une augmentation significative des performances de 20 % dans les tâches multithread.

Spécifications du Dimensity 9500

L’extension Scalable Matrix est un ensemble d’instructions conçu pour améliorer l’efficacité du silicium dans le traitement de charges de travail complexes. Il est intéressant de noter que la puce M4 d’Apple prend en charge l’architecture ARMv9 avec la conformité SME, ce qui a contribué à ses scores impressionnants dans Geekbench 6. En ce qui concerne le Dimensity 9500, des rumeurs circulent selon lesquelles MediaTek prévoit d’utiliser la technologie avancée N3P 3 nm de TSMC, avec des fréquences de pointe atteignant jusqu’à 4,00 GHz, renforçant les discussions précédentes sur les capacités du chipset.

Selon le pronostiqueur, la mise à niveau des performances attendue pour l’année prochaine devrait être substantielle ; cependant, aucune donnée de référence préliminaire n’a encore été partagée. Même si de tels chiffres étaient disponibles, il serait prématuré de s’enthousiasmer outre mesure pour un chipset dont la sortie est prévue en 2025. Bien que nous soyons impatients de discuter de ces informations, il serait peut-être judicieux d’attendre plus tard en 2025, lorsque des données plus complètes seront disponibles pour analyse.

Source de l’information : Digital Chat Station

Source et images

Laisser un commentaire

Votre adresse e-mail ne sera pas publiée. Les champs obligatoires sont indiqués avec *