
Información reciente del filtrador Kepler_L2 sugiere nuevas configuraciones para la familia de GPU AMD RDNA 5 / UDNA, lo que indica la presencia de modelos con hasta 96 unidades de cómputo (CU).
Diversas configuraciones de matriz en la línea AMD RDNA 5/UDNA: hasta 96 CU
En julio, un análisis especulativo de Kepler_L2 insinuó la próxima serie RDNA 5/UDNA de AMD. Reconocido por proporcionar información precisa sobre productos AMD e Intel, así como consolas de juegos aún no anunciadas, Kepler_L2 ha revelado nuevos detalles, incluyendo diagramas de bloques de al menos cuatro WeU RDNA 5/UDNA distintas en los foros de Anandtech.
Especificaciones de las variantes principales
La matriz AMD RDNA 5/UDNA de gama alta se caracteriza por 8 matrices de sombreadores, cada una compuesta por dos motores de sombreadores, lo que da un total de 16 motores de sombreadores. Con cada motor de sombreadores compuesto por seis unidades de cómputo, esta configuración alcanza un total de 96 CU.

Cada motor de sombreado está emparejado con su unidad dedicada de respaldo de renderizado (RB), todo conectado a un bloque SoC central con componentes esenciales, como el procesador de comandos gráficos, el motor gráfico, la unidad de programación de hardware (HWS) y la caché L2. La arquitectura también admite 16 controladores de memoria unificada (UMC), cada uno de 32 bits de ancho, lo que permite alcanzar un tamaño máximo de bus de 512 bits. Si AMD mantiene su configuración actual de Infinity Cache (IFC), este chip superior podría incluir hasta 128 MB de Infinity Cache.
Variantes de nivel medio y de entrada
El siguiente modelo es el chip de 40 CU, que alberga cinco CU en cada uno de sus ocho motores de sombreado. Esto se traduce en un total de 40 CU organizadas en cuatro matrices de sombreado. Acompañada de seis controladores de memoria, esta variante ofrece una interfaz de bus de 192 bits y admite potencialmente hasta 48 MB de caché Infinity. La naturaleza modular de los SoC RDNA 5, como se destacó durante el evento Hot Chips, sugiere múltiples configuraciones derivadas del chip de nivel superior.

Las matrices RDNA 5/UDNA de nivel básico ofrecen configuraciones que van desde 24 hasta tan solo 12 CU. El modelo de 24 CU incluye cuatro matrices de sombreado con seis unidades de cómputo cada una, con un total de 24 CU, y cuenta con ocho controladores de memoria. Estos pueden configurarse para memoria de 16 bits (bus máximo de 128 bits) o de 32 bits (bus máximo de 256 bits).Se considera menos probable que AMD ofrezca una configuración de 256 bits para este nivel en comparación con la variante de 40 CU.

La variante más básica incluye solo dos matrices de sombreadores, cada una con seis unidades de cómputo para un total de 12 CU. Este chip consta de cuatro controladores de memoria que pueden ofrecer configuraciones de 32 bits (máximo 128 bits) o 16 bits (máximo 64 bits).Los chips más pequeños de esta categoría pueden incluir especificaciones de caché infinita de hasta 32 MB para el modelo de 24 CU y 16 MB para la variante de 12 CU.

Kepler_L2 también sugirió la probabilidad de mayores tamaños de caché local por CU. La transición de la serie Instinct de la arquitectura CDNA 4, que incluía 32 KB de caché L0 y 160 KB de caché LDS, a 448 KB de caché L0/LDS compartida en la próxima arquitectura CDNA 5 para la serie MI400 indica una tendencia hacia adaptaciones más amplias. Si bien estos desarrollos se dirigen principalmente a aplicaciones de centros de datos, la posible unificación de las arquitecturas Radeon e Instinct bajo la marca UDNA ofrece interesantes posibilidades para las GPU de consumo.

Además, la información de ZhangZhonghao, miembro de Chiphell, sugiere que la línea RDNA 4 también podría incluir cuatro configuraciones. Estas incluirían un modelo insignia, junto con procesadores WeU de gama media, baja y básica. Si bien estas afirmaciones justifican un optimismo moderado, la próxima serie de GPU para juegos de AMD está programada para su producción en masa para el segundo trimestre de 2026, cuando probablemente se publiquen más detalles.
Configuraciones de GPU AMD RDNA 5/UDNA previstas
GPU La | Barcos 5X | Barcos 5X | Barcos 5X | Barcos 5X |
---|---|---|---|---|
Posicionamiento | Nivel insignia | Nivel medio | Nivel bajo | Nivel de entrada |
Unidades de cómputo máximas | 96 CU | 40 CU | 24 CU | 12 CU |
Bus de memoria máxima | 512-384 bits | 384-192 bits | 256-128 bits | 128-64 bits |
Capacidad máxima de VRAM | 24-32 GB | 12-24 GB | 8-16 GB | 8-16 GB |
Deja una respuesta