Las CPU AMD Zen 4 reciben una actualización de BIOS para deshabilitar el búfer de bucle y preservar el rendimiento

Las CPU AMD Zen 4 reciben una actualización de BIOS para deshabilitar el búfer de bucle y preservar el rendimiento

AMD ha decidido recientemente desactivar la función Loop Buffer introducida inicialmente en su arquitectura Zen 4 para las CPU Ryzen 7000. Esta medida llega tras evaluar que Loop Buffer no mejoraba significativamente el rendimiento de estos procesadores.

Desactivación del Loop Buffer: una medida estratégica de AMD

El Loop Buffer, un mecanismo diseñado para eludir el pipeline front-end y optimizar el rendimiento, estaba presente en las CPU Ryzen 7000 pero no rindió los beneficios esperados. Según informes, AMD detuvo esta tecnología a través del parche AGESA 1.2.0.2a que se encuentra en las placas base AM5, ya que el Op Cache existente proporcionaba una gestión suficiente de las operaciones de bucle.

Arquitectura Zen 4

Esta desactivación salió a la luz cuando Chips and Cheese probó el AMD Ryzen 9 7950X3D en una placa base ASRock B650 PG Lightning. El Loop Buffer funcionaba con la versión anterior del BIOS 1.21 con el parche AGESA 1.0.0.6, pero dejó de funcionar tras la actualización al BIOS 3.10 y AGESA 1.2.0.2a.

Cabe destacar que este cambio no provocó ninguna disminución del rendimiento de las CPU Zen 4, lo que les permitió funcionar con la misma eficiencia que antes. La decisión subraya el hecho de que la forma en que se integró el Loop Buffer no contribuyó significativamente al rendimiento de los procesadores. En cambio, el Op Cache asumió el papel previsto para el Loop Buffer, lo que demuestra su eficacia.

Buffer de bucle Zen 4

Básicamente, el Loop Buffer es una función de almacenamiento de memoria compacta dentro de las CPU Zen 4 diseñada para almacenar temporalmente instrucciones de bucle (secuencias que se ejecutan repetidamente dentro de un programa). Esta función tenía como objetivo mejorar la eficiencia al evitar la necesidad de obtener estas instrucciones de la memoria caché o la memoria. Sin embargo, el Op Cache de la arquitectura Zen 4, un micro-op cache, demostró tener el ancho de banda necesario para almacenar de manera eficiente estas instrucciones, lo que efectivamente anuló la necesidad del Loop Buffer.

De cara al futuro, AMD ha reconocido que la integración de un Loop Buffer puede no ser ventajosa para las futuras arquitecturas de CPU, como lo indica la ausencia de esta característica en las próximas CPU Zen 5. A diferencia de Intel y ARM, que han implementado con éxito características similares en sus procesadores, la experiencia de AMD con el Loop Buffer no se ha traducido en mejoras de rendimiento.

A pesar de la desactivación del Loop Buffer, AMD mantiene una sólida estructura de rendimiento con el Op Cache existente para sus CPU Zen, garantizando que sigan satisfaciendo las demandas de la informática moderna.

Para más detalles, consulte la fuente: Chips and Cheese .

Información adicional disponible en: Wccftech .

Deja una respuesta

Tu dirección de correo electrónico no será publicada. Los campos obligatorios están marcados con *