AMD kündigt EPYC Venice „Zen 6“-CPUs der nächsten Generation als erstes HPC-Produkt an, das die 2-nm-„N2“-Technologie von TSMC nutzt. Die Validierung der 5. Generation von EPYC wurde bei TSMC Arizona abgeschlossen.

AMD kündigt EPYC Venice „Zen 6“-CPUs der nächsten Generation als erstes HPC-Produkt an, das die 2-nm-„N2“-Technologie von TSMC nutzt. Die Validierung der 5. Generation von EPYC wurde bei TSMC Arizona abgeschlossen.

AMD hat offiziell bekannt gegeben, dass seine kommenden EPYC Venice-CPUs mit der neuesten Zen 6-Architektur mit dem hochmodernen 2-nm-Prozessknoten von TSMC namens N2 hergestellt werden.

Strategische Partnerschaft: AMD und TSMC stellen EPYC Venice-CPUs der 6. Generation im 2-nm-N2-Prozess vor

In einer wichtigen Ankündigung hat AMD seine langjährige Zusammenarbeit mit TSMC bekräftigt und sich durch Spitzentechnologie an die Spitze der Herstellung von EPYC-CPUs der nächsten Generation gesetzt.

Laut einer Pressemitteilung werden die kommenden EPYC-CPUs, die als Venice der 6. Generation bezeichnet werden, die ersten HPC-Produkte der Branche sein, die die fortschrittliche N2-Prozesstechnologie von TSMC, auch als 2 nm bezeichnet, nutzen. Dieser Prozess nutzt die bahnbrechende NanoSheet-Technologie und stellt sicher, dass diese Prozessoren im Einklang mit der innovativen Zen 6- und Zen 6C-Architektur optimiert sind.

In derselben Ankündigung gab AMD die erfolgreiche Validierung seiner EPYC-Prozessoren der 5. Generation in TSMCs Fab 21 in Arizona bekannt. Dieser Erfolg unterstreicht das Engagement der USA, die inländische Chipherstellung und -produktion zu stärken.

Höhepunkte der Pressemitteilung:

AMD gab bekannt, dass sein AMD EPYC-Prozessor der nächsten Generation mit dem Codenamen „Venice“ das erste HPC-Produkt der Branche ist, das mit der fortschrittlichen 2-nm-Prozesstechnologie (N2) von TSMC entwickelt und eingeführt wurde. Dieser Erfolg unterstreicht die Stärke der Partnerschaft zwischen AMD und TSMC bei der Optimierung neuer Designarchitekturen und modernster Prozesstechnologien. Die „Venice“-Prozessoren sollen nächstes Jahr als entscheidender Fortschritt in AMDs CPU-Roadmap für Rechenzentren auf den Markt kommen.

Dr. Lisa Su, Vorsitzende und CEO von AMD, erklärte: „TSMC war über die Jahre ein unschätzbar wertvoller Partner. Unsere enge Zusammenarbeit mit den Forschungs- und Entwicklungsteams sowie den Fertigungsteams hat es AMD ermöglicht, kontinuierlich Spitzenprodukte zu entwickeln, die das Hochleistungsrechnen neu definieren. Unsere Position als führender HPC-Kunde für den N2-Prozess von TSMC und TSMC Arizona Fab 21 unterstreicht unser Engagement, Innovationen voranzutreiben und bahnbrechende Technologien zu liefern, die die Zukunft des Computings prägen werden.“

Dr. CC Wei, Chairman und CEO von TSMC, fügte hinzu: „Wir freuen uns sehr, AMD als führenden HPC-Kunden für unsere fortschrittliche 2-nm-Prozesstechnologie (N2) und die TSMC-Fertigungsanlage in Arizona gewonnen zu haben. Durch unsere Partnerschaft erzielen wir bedeutende technologische Fortschritte, die Leistung, Energieeffizienz und Fertigungsausbeute für Hochleistungs-Silizium verbessern. Wir freuen uns auf die weitere Zusammenarbeit mit AMD, um die nächste Ära des Computings einzuläuten.“

Quelle & Bilder

Schreibe einen Kommentar

Deine E-Mail-Adresse wird nicht veröffentlicht. Erforderliche Felder sind mit * markiert