AMD 宣布推出下一代 EPYC Venice “Zen 6” CPU,这是首款采用台积电 2nm “N2” 技术的 HPC 产品,第五代 EPYC 验证已在台积电亚利桑那工厂完成

AMD 宣布推出下一代 EPYC Venice “Zen 6” CPU,这是首款采用台积电 2nm “N2” 技术的 HPC 产品,第五代 EPYC 验证已在台积电亚利桑那工厂完成

AMD 正式透露,其即将推出的 EPYC Venice CPU 采用最新的 Zen 6 架构,将采用台积电最先进的 2nm 工艺节点 N2 制造。

战略合作:AMD 和台积电推出基于 2nm N2 工艺的第六代 EPYC Venice CPU

AMD 发布重要声明,加强了与台积电的长期合作,通过尖端技术将自己定位于下一代 EPYC CPU 制造的前沿。

根据新闻稿,即将推出的EPYC CPU(第六代Venice)将成为业界首款采用台积电先进N2工艺技术(也称为2nm)的高性能计算产品。该工艺将采用突破性的NanoSheet技术,确保这些处理器与创新的Zen 6和Zen 6C架构协同优化。

在同一公告中,AMD 还宣布其第五代 EPYC 处理器已在台积电位于亚利桑那州的 Fab 21 工厂成功验证。这一成就凸显了美国致力于加强国内芯片制造和生产的决心。

新闻稿重点:

AMD 宣布,其代号为“Venice”的下一代 AMD EPYC 处理器是业内首款采用台积电先进的 2 纳米 (N2) 制程技术流片并推出的高性能计算 (HPC) 产品。这一成就彰显了 AMD 与台积电在优化全新设计架构和最新制程技术方面的强强联手。此外,“Venice”处理器预计将于明年上市,成为 AMD 数据中心 CPU 路线图的关键进展。

AMD 董事长兼首席执行官苏姿丰博士表示:“多年来,台积电一直是我们宝贵的合作伙伴,我们与其研发和制造团队的深度合作,使 AMD 能够持续生产重新定义高性能计算的尖端产品。作为台积电 N2 工艺和台积电亚利桑那 Fab 21 的领先高性能计算 (HPC) 客户,我们致力于推动创新,并提供塑造计算未来的突破性技术,这体现了我们的承诺。”

台积电董事长兼首席执行官魏哲家博士补充道:“我们很高兴AMD成为我们先进的2纳米(N2)制程技术和台积电亚利桑那州制造工厂的主要高性能计算 (HPC) 客户。通过合作,我们正在实现重大的技术进步,从而提升高性能芯片的性能、能效和制造良率。我们期待与AMD继续合作,共同开创计算的新时代。”

来源和图片

发表回复

您的邮箱地址不会被公开。 必填项已用 * 标注